高级搜索

留言板

尊敬的读者、作者、审稿人, 关于本刊的投稿、审稿、编辑和出版的任何问题, 您可以本页添加留言。我们将尽快给您答复。谢谢您的支持!

姓名
邮箱
手机号码
标题
留言内容
验证码

三值DYL电路中的双边沿触发器

周选昌 吴训威

周选昌, 吴训威. 三值DYL电路中的双边沿触发器[J]. 电子与信息学报, 2000, 22(5): 842-846.
引用本文: 周选昌, 吴训威. 三值DYL电路中的双边沿触发器[J]. 电子与信息学报, 2000, 22(5): 842-846.
Zhou Xuanchang, Wu Xunwei. DOUBLE-EDGE-TRIGGERED FLIP-FLOPS IN TERNARY DYL CIRCUITS[J]. Journal of Electronics & Information Technology, 2000, 22(5): 842-846.
Citation: Zhou Xuanchang, Wu Xunwei. DOUBLE-EDGE-TRIGGERED FLIP-FLOPS IN TERNARY DYL CIRCUITS[J]. Journal of Electronics & Information Technology, 2000, 22(5): 842-846.

三值DYL电路中的双边沿触发器

DOUBLE-EDGE-TRIGGERED FLIP-FLOPS IN TERNARY DYL CIRCUITS

  • 摘要: 该文通过对多晶体管的开关特性分析,结合其射极输入、射极输出、高速工作等特点设计了三值的双边沿触发器。计算机模拟表明该设计具有正确的逻辑功能和高速工作的特性。它可用于三值DYL电路的设计。
  • Unger S H.Double-edge-triggered flip-flops[J].IEEE Trans.on Computers.1981,C-30(6):447-451[2]Lu S L,Ercegovac M.A novel CMOS implementation of double-edge-triggered flip-flops[J].IEEE J.of Solid-State Circuits.1990,25(4):1008-1010[3]Hossain R,Wronski L D,Albicki A.Low power-design using double edge triggered flip-flops[J].IEEE Trans.VLSI Systems.1994,2(2):261-265[4]Afghahi M,Yuan J.Double-edge-triggered D-flip-flop for high-speed CMOS circuits[J].IEEE J.of Solid-State Circuits.1991,26(8):1168-1170[5]刘莹,方振贤.I2L和TTL型双边沿D触发器.电子科学学刊,1997,19(3):416-419.[6]王守觉,孙翔义,王润梅.一种新的高速集成电路多元逻辑电路(DYL).电子学报,1978,6(2):43-51.[7]吴训威,杭国强.基于比较运算与多晶体管的开关电路.中国科学(E辑),1997,27(5):444-452.[8]王守觉,吴训威等.基于线性与或门的新型超高速数字电路.电子科学学刊,1995,17(4):337-343.[9]吴训威,蒋保纬.基于多晶体管的高速逻辑门.科学通报,1995,40(14):1339-1341.[10]Wang S (王守觉),Wu X (吴训威),Feng H (冯宏娟).The high speed ternary logic gates based on the multiple-transistors.IEEE Proc of ISMVL,Bloomington:1995,178-181.
  • 加载中
计量
  • 文章访问数:  2061
  • HTML全文浏览量:  83
  • PDF下载量:  436
  • 被引次数: 0
出版历程
  • 收稿日期:  1998-12-25
  • 修回日期:  1999-09-06
  • 刊出日期:  2000-09-19

目录

    /

    返回文章
    返回