2009, 31(11): 2677-2681.
doi: 10.3724/SP.J.1146.2008.01421
刊出日期:2009-11-19
Shao(2007)提出了一种故意时延的垂直贝尔实验室分层空时码结构(V-BLAST)系统,但是其中提出的迫零检测算法并不是满足迫零准则下的最优算法。本文直接从接收天线处的未采样连续信号数学模型分析入手,利用泛函分析的方法推导出了该系统最优的迫零检测算法,理论和仿真都表明该算法优于Shao提出的迫零算法。本文的工作对进一步研究这种新型的故意时延的V-BLAST系统具有较为重要的意义。
2022, 44(4): 1503-1512.
doi: 10.11999/JEIT210059
刊出日期:2022-04-18
现场可编程门阵列(FPGA)被广泛应用于卷积神经网络(CNN)的硬件加速中。为优化加速器性能,Qu等人(2021)提出了一种3维可变换的CNN加速结构,但该结构使得并行度探索空间爆炸增长,搜索最优并行度的时间开销激增,严重降低了加速器实现的可行性。为此该文提出一种细粒度迭代优化的并行度搜索算法,该算法通过多轮迭代的数据筛选,高效地排除冗余的并行度方案,压缩了超过99%的搜索空间。同时算法采用剪枝操作删减无效的计算分支,成功地将计算所需时长从106 h量级减少到10 s内。该算法可适用于不同规格型号的FPGA芯片,其搜索得到的最优并行度方案性能突出,可在不同芯片上实现平均(R1, R2)达(0.957, 0.962)的卓越计算资源利用率。