# 射频集成电路校准技术综述

李松亭\*① 颜 盾<sup>2</sup>

<sup>①</sup>(国防科技大学空天科学学院 长沙 410073) <sup>②</sup>(湖南大学信息科学与工程学院 长沙 410082)

**摘 要:**射频集成电路(RFICs)对工艺偏差、器件失配、器件非线性等引入的静态非理想因素以及温度变化、增益改变、输入/输出频率变动等引入的动态非理想因素所表现出的鲁棒性较差。该文深入挖掘影响射频集成电路性能的关键因素,并对典型的校准算法进行归纳和总结,为高性能射频集成电路设计提供理论支撑。

关键词:射频集成电路;校准技术;射频收发链路;频率综合器;多片同步

中图分类号: TN43 文献标识码: A 文章编号: 1009-5896(2022)11-4058-17 DOI: 10.11999/JEIT210886

# An Overview on Calibration Techniques for Radio Frequency Integrated Circuits

 $LI Songting^{(1)}$  YAN  $Dun^{(2)}$ 

 $^{(1)}$  (College of Aerospace Science and Engineering, National University of Defense Technology,

 $Changsha \; 410073, \; China)$ 

<sup>(2)</sup>(Colleage of Information Science and Engineering, Hunan University, Changsha 410082, China)

**Abstract**: Radio Frequency Integrated Circuits (RFICs) show poor robustness to static non-ideal factors introduced by process deviations, device mismatches, device nonlinearities, and dynamic non-ideal factors introduced by temperature changes, gain changes, and input/output frequency changes. The key factors that affect the performance of RFICs are excavated deeply, and typical calibration algorithms are summarized to provide theoretical support for the design of high-performance RFICs.

**Key words**: Radio Frequency Integrated Circuits (RFICs); Calibration techniques; Radio frequency transceiver link; Frequency synthesizer; Multi-chip synchronization

# 1 引言

随着产品需求逐渐向小型化、低功耗化过渡, 尤其是5G大容量通信<sup>[1]</sup>、雷达探测中高穿透力高分 辨率需求<sup>[2]</sup>使射频通信频段逐步向毫米波段过渡, 射频集成电路的制造工艺在需求牵引下逐渐由深亚 微米级向纳米级过渡,集成电路中元器件之间的失 配、工艺偏差、非理想器件特性等都有明显增大的 趋势,加之元器件射频模型的不准确性以及封装等 寄生效应的影响,造成射频集成电路产品成品率过 低、产品开发时间过长等问题,给射频集成电路产 品的设计带来了严峻的挑战。以互补金属氧化物半 导体 (Complementary Metal Oxide Semiconductor, CMOS)工艺偏差带来的电阻值随机波动为例, 采用归一化蒙特卡洛仿真, 130 nm工艺电阻值的 随机偏差位于 $3\sigma$ 内( $\sigma$ 为标准高斯分布的方差),如 果将工艺下降到55 nm,随机偏差可达到5 $\sigma$ 。这势 必会导致所设计射频集成电路性能的降级,甚至无 法满足具体的应用场景需求。上述影响属于静态非 理想因素,属于射频集成电路的一种固有属性,当 一款射频集成电路封装完成后,这种属性会导致射 频集成电路性能的固定比例降级。另外,射频集成 电路的工作过程是一个典型的热变过程,温度的改 变会动态地改变无源器件的阻抗值以及有源器件的 迁移率、介电常数、跨导值等,造成电路性能降 级。另外,链路增益以及输入/输出信号频率的改 变也会对电路性能产生动态影响。这些影响属于动 态非理想因素,属于射频集成电路的一种随机属 性,其会动态地改变射频集成电路的性能,造成一 定程度的性能降级,其至影响正常使用。

收稿日期: 2021-08-27; 改回日期: 2021-10-28; 网络出版: 2021-11-04 \*通信作者: 李松亭 songtingl@sina.com

基金项目: 国家自然科学基金(61804182),湖南省自然科学基金 (2019JJ50741)

Foundation Items: The National Natural Science Foundation of China(61804182), The Natural Science Foundation of Hunan Province(2019JJ50741)

本文主要针对射频集成电路的性能降级机理进 行分析,归纳总结能够提升射频集成电路鲁棒性的 各类校准技术,为高性能射频集成电路的设计提供 坚实的基础理论支撑。具体内容如表1所示。

## 2 射频收发链路校准技术

## 2.1 直流偏移校准

直流偏移对于射频接收机的设计是一个极为严 峻的挑战,直流偏移的产生主要来自3个方面: (1)混频器本身的自混频效应;(2)外部的强干扰在 混频器端产生的自混频效应;(3)工艺偏差、温度 变化导致的直流偏移。当基带电路增益较大时,直 流偏移极易导致射频接收链路的饱和。

直流偏移校准(DC Offset Calibration, DCOC) 通常的做法是在电路中加入交流耦合电容,但是该 方法并不适用于零中频架构以及中频频率较低时的 低中频架构。另一种方法是采用无源低通反馈环路<sup>[3]</sup> 或者有源积分<sup>[4]</sup>反馈环路。反馈式DCOC电路的实 时性可以保证静态和动态非理想因素导致的直流偏 移均被有效补偿,但是当基带电路提供的增益较高 时,反馈环路中的电容值必须足够大以确保获得较 低的高通截至频率,很难在芯片内部实现集成,通 常采用多级反馈<sup>[4]</sup>的形式来大幅降低反馈电容的大 小。由于高通截至频率的存在,上述DCOC方法并 不适用于零中频接收机,否则会导致信号低频成分 的损失,通过降低高通截至频率可以缓解部分损 失,但是反馈电容的面积会大大增加。

适用于零中频接收机的DCOC电路<sup>[4-7]</sup>如图1所 示,该电路包括静态校准和动态校准两部分,在内 部状态机的控制下,静态校准部分依次闭合开关  $S_1 \sim S_n$ 对各电路模块进行直流偏移校准,静态校准 模块中的积分清零器每 $M_1$ 个时钟周期清0一次, N的值通常取0,比较结果反馈至二进制搜索算法 模块通过数模转换器(Digital to Analog Converter, DAC)以补偿电流或者电压的形式对增益模块的直 流偏移进行校准。静态校准模块中的比较器1采用 自校准比较器避免其自身的直流偏移对校准结果产 生影响<sup>[5]</sup>。基带链路的DCOC效果与链路的增益大 小密切相关,为了保证自动增益控制工作模式下的 DCOC效果,通常在芯片上电后会遍历基带链路的 增益值并遍历上述DCOC过程,校准结果预先存储 于查找表中,通过增益值直接查询补偿[4]。为了解 决由于带外强干扰引入的动态直流偏移,可以在静 态DCOC过程结束后闭合开关Sd打开动态DCOC环 路<sup>[8]</sup>,动态DCOC环路在数字域进行实现避免模拟 域采用的大电容,乘法器的目的主要用于调节高通 截止频率角,增益G的值越小,高通截止频率角也 就越小,但是直流偏移压制效果也会越差,需要折 中考虑。

#### 2.2 偶次非线性失真校准

奇次非线性失真对射频电路中的各种失配不敏 感,通常可以通过提升电路模块本身的线性性能进 行改善,但是偶次非线性失真对电路中的各种失配 因素非常敏感,必须借助一定的校准手段进行提 升。偶次非线性失真会导致接收机的输入2阶交调 截取点(Input Second-order Intercept Point, IIP2)性能严重降级,此现象主要是由下变频混频 器中存在的各种非线性及失配因素引起的<sup>[9]</sup>:输入 跨导管的偶阶非线性、开关管/负载电阻的失配以 及本振信号的非均匀占空比。文献[9]从电路设计的 角度给出了针对性的解决方案,在跨导管源端加入 尾电流源与电容并联结构,在保证跨导级正常工作 的同时降低低频时的等效跨导。另外,通过在开关 管的源端加入与寄生电容在本振频率处谐振的并联

表 1 本文校准技术总结

| 降级原因           |                            | 降级现象                    | 产生原因                    | 校准技术      | 出现场景            |
|----------------|----------------------------|-------------------------|-------------------------|-----------|-----------------|
| 射频<br>收发<br>链路 | 直流偏移                       | 接收链路饱和                  | 自混频/外部强干扰/<br>工艺偏差、温度变化 | 直流偏移校准    | 接收链路            |
|                | 偶次非线性失真                    | 降低信号信噪比                 | 器件非线性、器件失配              | 偶次非线性失真校准 | 零中频接收链路         |
|                | I/Q失配                      | 星座图旋转                   | 工艺偏差、温度变化               | I/Q失配校准   | 收发链路            |
|                | 谐波干扰                       | 降低信号信噪比                 | 混频器开关效应的奇次谐波            | 谐波抑制技术    | 超宽带接收链路         |
|                | 滤波器带宽偏移                    | 信号混叠效应或者抑制<br>周期性频谱能力减弱 | 工艺偏差、温度变化               | 滤波器带宽偏移校准 | 收发链路            |
|                | 本振泄露                       | 星座图水平/垂直移动              | 器件失配                    | 本振泄露校准    | 发射链路            |
|                | PA非线性                      | 发射频谱增生                  | 器件非线性                   | 数字预失真     | 发射链路            |
| 频率综合器          | <i>K</i> <sub>VCO</sub> 过大 | 本振杂散增强、锁定时间长            | 频率综合器固有属性               | 自动频率校准    | 频率综合器           |
|                | 稳定性降级                      | 环路自激                    | 外部输入/输出频率变化             | 稳定性校准     |                 |
| 多通道<br>射频收发    | 多通道<br>幅相失配                | 波束畸形成形                  | 器件失配导致多通道幅相失配           | 多片同步校准技术  | 相控阵等多通道<br>应用场景 |



图 1 适用于零中频接收机的数字辅助DCOC

电感减小周期性阶梯信号的产生。优化后的IIP2可以达到+78 dBm。

考虑到工艺、电压以及温度(Process, Voltage and Temperature, PVT)的影响, 偶阶非线性失真 通常不能仅通过优化电路设计来满足系统设计需 求,同样需要校准电路的辅助进行失真补偿。最小 均方(Least Mean Squares, LMS)自适应校准算法 是一种典型的用于补偿偶次非线性失真的自适应校 准算法<sup>[10,11]</sup>,如图2所示,其中d(n)为实际输入信 号(输入有效信号和白噪声的叠加), e(n)为经过偶 次非线性失真补偿后的实际输出信号, w(n)为用 于校准补偿的1阶抽头系数, ref(n)是与偶次非线性 失真严格相关的参考信号, 文献[10]通过提取混频 器输出端的共模信号成分并经低通滤波后作为 ref(n)信号, 文献[11]通过在基带算法中产生相应的 基带信号,通过发射与接收闭环的形式对偶次非线 性失真性能进行补偿校准, ref(n)信号选取为基带 信号的幅值。LMS算法生成的1阶补偿系数w(n)通 过调整混频器开关管的体电压[12]、栅电压[13,14]、混 频器中注入直流偏移电流的大小[15],或者改变用于 补偿功能的偶次失真量的大小[16]对偶次非线性失真 成分进行补偿,校准后的IIP2可高达+90 dBm<sup>[14]</sup>。

## 2.3 I/Q失配校准

I/Q失配主要是指收发链路中I/Q两路的幅相 失配以及正交本振(Local Oscillator, LO)信号的相 位失配,在零中频接收机中,I/Q失配导致的镜像 频谱增生会使星座图产生旋转,对诸如多进制正交 幅度调制(Multiple Quadrature Amplitude Modulation, MQAM)等高阶调制系统产生严重的影响, 对于正交频分复用(Orthogonal Frequency Division Multiple, OFDM)多载波调制系统,镜像信号 的存在会干扰其子载波成分,恶化信噪比。对于高



图 2 基于LMS算法的自适应偶次非线性失真校准电路

阶调制系统,要求的镜像抑制能力通常需要超过 60 dB,幅相失配必须控制在10 mdB和0.1°以内<sup>[17]</sup>。 在低中频接收机中,I/Q失配会导致复数域镜像抑 制滤波器的镜像抑制能力降低,无干扰情况下,低 中频接收机的镜像抑制能力必须超过16 dB才能保 证对信噪比的影响小于0.1 dB<sup>[18]</sup>,在存在干扰的情 况下,需要的镜像抑制能力会明显增加。对于零中 频发射机,I/Q失配同样会在有效频带内引入镜像 干扰降低有效信号的信噪比,对于低中频发射机, I/Q失配会导致天线输出端产生明显的镜像干扰信 号,污染临近信道,同时还会降低针对功率放大器 线性化的数字预失真精度<sup>[19]</sup>。

低中频接收机中的I/Q失配校准模块通常位于 下变频混频器和复数域镜像抑制滤波器之间用以提 升滤波器的镜像抑制能力,采用数模混合设计的方 法,具体的补偿电路结构如图3所示<sup>[20,21]</sup>,其中  $I_{\rm mis}/Q_{\rm mis}, I_{\rm cal}/Q_{\rm cal}$ 分别表示校准前后的下变频正交 信号,  $\epsilon \pi \phi$ 分别指I/Q通路的幅度和相位误差。该 校准电路中幅度误差检测电路和相位误差检测电路 输出的均是相应的检测符号,并通过二进制搜索算 法调整幅度/相位误差补偿电路的配置,从而补偿 正交失配。需要注意的是,幅度/相位误差检测电 路检测结果的准确性依赖幅度/相位误差的大小, 较大的幅度/相位误差会引入较大的检测结果误 差,因此,如果采用二进制搜索算法,则幅度误差 校准和相位误差校准必须分时进行,否则会无法完 成正常的失配校准。如果使用步进式加减算法则可 以同时对幅度失配和相位失配进行校准。输入端的 信号可以是一个单音信号<sup>20]</sup>亦或采用经低噪放放大 后的白噪声[21],幅度/误差补偿电路可以在模拟域 构建相应的放大器和加法器进行实现[21]。

零中频接收机的I/Q失配校准通常在数字基带 处理模块中进行补偿<sup>[22-25]</sup>,典型校准电路结构如图4 所示<sup>[22]</sup>,其补偿原理与图3相似,只是采用LMS算 法逐步将误差补偿电路中补偿参数的最优值估计出 来。校准过程中的I/Q支路输入参数只要具有平稳 随机特性,均适用于该校准机制。发射链路的I/Q 失配需要借助接收机形成回环的方式进行校准,文



图 3 适用于低中频接收机的正交失配校准电路



图 4 I/Q失配基带自适应LMS校准电路

献[23]采用串行校准的方式,首先采用内置的本振 产生的单音信号注入射频接收机中对其I/Q通路进 行失配校准,然后发射和接收链路形成回环,在基 带中基于直接数字频率综合器(Direct Digital Synthesizer, DDS)提供单音信号,经过回环链路后估 计出的I/Q通路失配即为发射链路的I/Q失配参 数。发射链路中的失配校准电路除了在基带中实现 以外,还可以采用具有双开关结构的上变频混频器 在模拟域进行实现<sup>[17]</sup>。为了进一步加快校准速度, 文献[24,25]利用I/Q失配能够引入镜像信号的原 理,采用多个不同频率的单音信号<sup>[24]</sup>或者设置不同 的收发本振频率<sup>[25]</sup>在频域上对收发链路的镜像信号 进行区分,可以同时对收发链路进行校准。

对于宽带通信系统,I/Q误差失配除了与PVT, LO相位失配等因素相关外,还与频率有着明显的 关系(滤波器的群时延失配导致I/Q相位失配与频率 密切相关),文献[26]通过在回环链路的发射输入端 注入两个不同频率的单音信号,通过交叉回环连接 的方式,利用线性内插可以同时计算出收发链路群 时延失配与频率的关系,通过在I/Q支路中引入具 有不同群时延特性的FIR滤波器<sup>[26]</sup>或者负载电容调 谐<sup>[27]</sup>来补偿I/Q支路的相位失配与频率的关系。文 献[28]在文献[26]的基础上通过引入相位旋转模块有 效解决了I/Q幅度失配与频率之间的依赖关系。针 对温度变化对I/Q失配的影响,文献[29]提出了一 种基于迭代技术的在线追踪方案,可有效跟踪温度 变化对发射机I/Q失配造成的影响并进行动态补偿。

#### 2.4 谐波抑制技术

谐波抑制技术是软件定义无线电射频接收机中的一个关键指标<sup>[30-32]</sup>,由于混频器LO开关引入的 奇次谐波,接收机输入端在无声表面波(Surface Acoustic Wave, SAW)滤波器或者SAW滤波器带外 抑制性能较差时,输入端存在的奇次谐波干扰会通 过与LO信号的奇次谐波混频干扰有效频带内的信号。

典型的双平衡混频器(Gilbert架构)等效于对 LO信号进行2倍频采样保持,正交双平衡结构等效 于对LO信号进行4倍频采样保持,此两种结构中的 本振信号均会提供3/5/7…等奇次谐波,幅度与保 持功能对应的频域辛克(Sinc)函数直接相关,无法 满足谐波抑制功能。谐波抑制的典型电路结构是采 用多相(>4)混频结构<sup>[33]</sup>,以8相为例<sup>[34]</sup>,相应的 LO开关频谱如图5所示,8倍频采样可以有效地避 免LO信号中3/5次谐波的出现,有效地抑制输入信 号中存在的3/5次谐波干扰。为了抑制更高的奇次 谐波,还可以采用16相甚至更高的多相采样结构<sup>[35]</sup>。

为了避免多相电路结构对压控振荡器(Voltage Controlled Oscillator, VCO)的高输出频率要求以 及多相支路累加结构带来的复杂度,文献[30]在双 平衡无源混频器的基础上提出了一种采样保持型电 容负载结合可调本振信号占空比的组合结构,该结 构通过改变本振信号的占空比动态调整Sinc函数幅 频响应的过零点,可以有效地抑制输入端的各奇次 谐波。文献[36]通过对占空比为25%的四相信号引 入相同时间宽度的频隙和频带同样也会产生相应的





图 5 八相混频器本振信号频域等效图

谐波抑制能力。文献[37]采用基于脉宽调制技术提供的本振信号也实现了较好的谐波抑制能力。但是为了实现上述技术,最终的硬件开销以及设计复杂度并不比采用多相结构占据多少优势,在具体设计过程中需要折中考虑。

多相本振信号的相位失配以及接收链路中的延 迟及增益失配会明显地限制电路的谐波抑制能力, 典型情况下,多相混频结构提供的谐波抑制比在 30~35 dB<sup>[37]</sup>, 文献[38,39]提出了采用两级谐波抑 制结构增强电路鲁棒性的设计方法,配合对多相本 振信号的重定时电路,谐波抑制比可以超过70 dB<sup>[39]</sup>。 但是重定时结构通常面临亚稳态的问题,且补偿的 相位精度与重定时时钟抖动密切相关。文献[31]提 出了基于高精度时间-数字转换器(Time to Digital Converter, TDC)估计多相本振信号相位失配及补 偿的具体电路结构进一步改善LO信号的输出相位 关系。文献[32]提出了一种数模混合的接收机幅相 失配校准方法,在输入端输入相应的谐波信号,基 带通过对残留下变频信号的功率进行估计动态调整 多相支路中的增益值以达到最优的谐波抑制性能, 校准后的3/5次谐波抑制能力分别超过70 dB和 50 dB<sup>[32]</sup>。文献[32]还基于仿真手段对输入谐波频率 与失配参数之间建立了1阶对应关系,并在实际测 试中验证了模型的准确性。文献[40]在数字域首先 对多相支路中的失配参数矩阵进行估计,并提出了 一种基于优化后Jacobi叠代方法进行谐波抑制的失 配参数补偿方法,补偿后的谐波抑制性能可以超过 80 dB, 但是该方法需要模拟域提供多相支路输 出,是以牺牲硬件设计的复杂度及功耗为代价的。

#### 2.5 滤波器带宽校准

射频接收机中集成的基带或者中频滤波器主要 用于避免采样过程中的混叠现象,低中频结构中还 需提供镜像抑制能力。发射机中由于单边带架构的 原因,通常集成低通滤波器,起到抑制基带信号中 周期性频谱的作用。射频收发机中通常集成连续时 间滤波器,主要包括有源电阻电容(Resistor and Capacitor, RC)<sup>[6,21,41]</sup>以及 $G_m$ - $C^{[42]}$ 两种结构,有源 RC结构采用闭环结构,线性度较高,但是需要进行复杂的稳定性设计, $G_m$ -C结构采用开环结构,稳定性较好,但是线性度较差。两者提供的带宽精度分别与时间常数RC以及 $C/G_m$ 有关,由于PVT 的影响,滤波器提供的带宽精度通常有±20%的波动范围<sup>[41]</sup>。带宽的波动可能会导致有效信号边沿频 谱的抑制或者影响采样过程中的抗混叠效果,导致 信噪比的恶化。因此设计过程中需要对时间常数进行PVT补偿。

对于有源RC滤波器,典型的补偿算法通常采 用基于RC时间常数的开关电容充放电机制对带宽 偏差进行校准[6,41-44],但是由于校准自由度的限 制,这种带宽校准电路并不适用于软件定义无线电 射频收发机的设计中,这是因为在滤波器设计中每 增加1个带宽频点,就必然要在每一个电容或者电 阻网络中加入一个相应的电容或者电阻元件,导致 设计复杂度较高、芯片面积较大。另外,为了适应 不同的晶振输入频率需求, 文献[45]通过引入一个 可变的电阻网络与其进行匹配,但是仅支持8个不 同的晶振输入频率,不能满足对宽范围晶振输入频 率的需求。文献[6]通过增加滤波器带宽校准自由 度,在较低复杂度和较小面积条件下,提出了一种 适用于软件定义无线电应用场景的滤波器带宽校准 机制,但是其校准过程需要构建RC振荡器以及频 率综合器及小数分频器的支持,且校准算法比较复 杂,功耗及资源消耗量较高。此外,在文献[6]的基 础上, 文献[46]通过RC振荡器与标准参考时钟的比 较,实现了滤波器带宽的动态校准,避免了温度波 动对滤波器带宽的影响。在文献[6,46]的基础上, 一种更简洁的宽带滤波器校准方案如图6所示,此 时的电阻和电容既可以用来调节滤波器的带宽,同 时也可以起到校准带宽精度的作用。该方法需要预 先在典型工艺角情况下建立带宽调整控制信号与调



图 6 宽带滤波器带宽校准电路

节电压V<sub>adj</sub>之间的查找表关系,通过改变带宽调整 控制信号得到高精度的滤波器带宽配置。针对G<sub>m</sub>-C 滤波器,文献[42]提出了一种收发回环校准机制, 通过DDS模块动态改变发射单音信号的频率,在接 收端扫描滤波器的幅频响应曲线预估滤波器的带 宽,通过与预设带宽的比较逐步调整G<sub>m</sub>的值提升 滤波器带宽精度。文献[47]将跨导放大器的G<sub>m</sub>值通 过反馈结构等效于一个电阻值,并通过构造一个 RC振荡器来校准其时间常数。文献[48]通过构造 G<sub>m</sub>-C积分器,并通过自动锁幅原理与参考电压相 比较来校准时间常数的值。

通过人为增加滤波器的带宽避免由于PVT波 动造成的带宽压缩抑制有效信号的边缘频带也可以 保证电路的正常功能<sup>[49]</sup>,但是为了避免采样混叠或 者获得更好的周期频谱抑制比,必须提高ADC/DAC 的采样频率,同时更高的带宽设置还需要更高的运 算放大器增益带宽积或者更高的*G*<sub>m</sub>,会明显增加 电路的整体功耗。

#### 2.6 本振泄露校准

LO泄露同时存在于射频的收发链路中,主要 是由I/Q支路中存在的直流偏移、混频器开关管以 及驱动管的失配导致的。接收链路中的LO泄露向 解调方向会导致直流偏移饱和接收机,向天线方向 会导致直接泄露。直流偏移可以通过直流偏移校准 有效抑制,向天线方向的直接泄露由于低噪放较高 的反向隔离度也可以忽略不计。但是对于对线性性 能要求较高的Mixer-first接收机而言<sup>50]</sup>,为了避免 对其他通信系统的干扰,必须对缺少反向隔离导致 的天线端LO辐射进行抑制。文献[50]通过将混频器 进行DAC化,实现了对LO开关管及驱动管1%的尺 寸微调功能,有效抑制了LO的反向辐射大小。

发射机中的LO泄露会导致调制信号星座图的 移位(直接上变频)、发射频谱增生(带子载波上变 频),对于FDD收发机,严重时会饱和接收链路。 发射链路的LO泄露校准通常采用收发回环的校准 方式[25,26,51-55],通过泄露幅值检测(图7)[54]、下变频 至基带或者直流进行数字域功率检测(频域检测[25,27,53] 或者时域检测<sup>[52]</sup>)等方式估计泄露LO信号的大小, 并与预设功率值进行比较,产生的反馈信号通过 DAC对I/Q两路的失配进行电压或者电流补偿以抑 制LO泄露的大小。为了避免功率预估过程引入的 电路设计复杂度, 文献[51]提出了数字域微分及符 号量化的方式并采用二进制搜索算法对I/Q两路的 直流失配分别进行补偿,复杂度得到了有效降低, 且校准时间仅为16 µs。文献[56,57]采用高精度 ADC直接对发射机中的差分支路进行直流偏移检 测,根据反馈的差值对相应差分支路进行补偿,避 免了收发回环过程带来的较高设计复杂度,但是此 类方法对ADC的精度要求较高,且无法校准由于 混频器开关管以及驱动管的失配导致的LO泄露。

#### 2.7 数字预失真

功率放大器(Power Amplifier, PA)的线性化是 射频集成电路中一项重要的性能优化工作,由于 AM/AM以及AM/PM失真的存在,PA的输出频谱 中存在大量的交调失真信号,除了导致严重的频谱 增生效应外,还会恶化发射机的发射信号性能,尤 其是对于具有较大峰均比的高阶调制。通常采用功 率回退的方式增大PA的线性性能,但是会明显降 低PA的功率转换效率。为了在较高效率的情况下 减小失真的存在,包络跟踪PA<sup>[58]</sup>、G类(Class-G)PA<sup>[59,60]</sup>、异相(Outphasing)PA<sup>[61]</sup>、多合体(Doherty)PA<sup>[62]</sup>、Class-G+Doherty混合PA<sup>[63]</sup>等结构



图 7 发射端载波泄露校准电路

分别被提了出来,但是上述结构仅从PA本身的构造出发,为了保证较高的增益及转换效率,仍无法有效遏制PA线性性能的恶化。数字预失真(Digital Pre-Distortion, DPD)技术通过在PA前级基带电路中加入预失真模块补偿AM/AM以及AM/PM失真来有效提升PA的线性性能,在目前的高性能PA设计中得到了广泛的应用。

本节主要从PA行为模型、DPD学习结构、DPD 参数辨识方法以及DPD补偿模块模型4个方面对 DPD技术进行总结。

PA的行为模型包含无记忆行为模型<sup>[64,65]</sup>和有 记忆行为模型<sup>[66,67]</sup>两种,PA的记忆行为表现为电 路中电容/电感元件的频率敏感性引入的AM/PM 失真,在窄带通信情况下,电容/电感元件的频率 敏感性会大大降低,PA的行为模型可近似采用无 记忆行为模型等效。常用的无记忆行为模型有 Saleh模型<sup>[68]</sup>、Rapp模型<sup>[69]</sup>、Ghorbani模型<sup>[70]</sup>、幂 级数模型[71]等。而对于宽带通信系统或者多载波通 信系统(4G/5G等),常用的有记忆行为模型为Volterra级数模型<sup>[72]</sup>、Wiener模型<sup>[73]</sup>、Hammerstein模 型<sup>[74]</sup>、Wiener-Hammerstein模型<sup>[75]</sup>、并联Hammerstein模型<sup>[73]</sup>、并联Wiener模型<sup>[76]</sup>、神经网络模 型<sup>[77]</sup>等。相较于其他有记忆模型, Volterra级数模 型可以方便地将PA的非线性和记忆特性结合在一 起,能够精准地对PA进行建模,但是随着非线性 阶次及记忆深度的增加, 需要计算的参数量也会迅 速增加<sup>[66]</sup>,很难直接用于高阶有记忆的DPD的设 计中,在大多数设计中通常均采用简化后的基于 Volterra级数模型的记忆多项式模型<sup>[64-67,78-86]</sup>对 PA讲行近似建模。

DPD的学习结构包括直接学习结构<sup>[83,84,86]</sup>、间 接学习结构<sup>[80,86]</sup>、改进型直接学习结构<sup>[64]</sup>3种,如 图8所示,直接学习结构通过求取功放的前逆对 PA的非线性进行补偿,但由于预失真器的输出直 接影响PA的输出,因此是一个闭环反馈系统,存 在稳定性问题。如果采用的DPD参数辨识方法不 收敛或者遇到外界干扰,可能导致系统的非正常工 作。而间接学习结构通过增加一个学习器求取 PA的后逆,再将通过辨识算法计算出的后逆参数 送至预失真器来补偿PA的非线性,学习过程开环 化,避免了稳定性问题,间接学习结构对于大部分 PA均是成立的,目前的商用化数字预失真器中大 多采用此类结构,但是对于部分较复杂的PA模 型,其后逆与前逆并不一定相等,因此会引入部分 补偿误差,同时PA中产生的噪声也会导致学习器 的收敛值部分偏离预期<sup>[87]</sup>。而改进型直接学习结构 兼顾直接学习结构和间接学习结构的优点,首先求 取PA模型,再通过求逆运算将预失真器等效为 PA的前逆,但是求逆计算量往往较大。

典型的DPD参数的辨识方法包括LMS算法<sup>[64]</sup> 和递归最小二乘(Recursive Least Squares, RLS)算 法<sup>[80,85]</sup>两种,由于LMS算法涉及期望值的求解,因 此要求输入的信号必须具备广义平稳特性,而 RLS算法则无此要求,且RLS收敛速度快,不存在 稳态误差,辨识性能更高。但是由于涉及矩阵乘法 及向量除法运算,消耗的资源量是非常巨大的,目 前工程实现中多数仍采用LMS算法。

DPD补偿模块模型,即图8中的预失真器模型,包括查找表结构和矩阵多项式结构<sup>[66,80,85]</sup>两种,查找表结构又包括映射查找表<sup>[88,89]</sup>、复增益查找表<sup>[90]</sup>以及极坐标查找表结构<sup>[91]</sup>,其中映射查找表的补偿速度最快,且需要的资源量最小,但是其通常适用于无记忆PA模型,无法校准PA的AM/PM 失真<sup>[89]</sup>。根据PA是否采用记忆模型,复增益查找 表还可分为无记忆查找表<sup>[64,65]</sup>和有记忆查找表<sup>[70]</sup>两 类。查找表结构是一种静态DPD机制,通常在上 电复位后完成校准并将补偿参数写入查找表。而矩 阵多项式结构是一种动态DPD机制,可以根据实



时的输入与输出信号动态调整预失真器内的矩阵多 项式参数值,跟踪性能优良,但是消耗的计算资 源、补偿时长、功耗等均较高。

目前对DPD技术的研究主要集中在上述4个方面,近年来多数的创新性成果大多是对具体的电路 结构及应用场景进行优化设计,例如,传统的 DPD反馈链路需要I/Q两个支路同时存在,且由于 PA的非线性效应,反馈支路ADC的采样率需要达 到输入信号带宽的5倍以上才能准确预估PA的前逆 或者后逆模型<sup>[78]</sup>,需要的硬件开销及功耗均较大, 文献[79,80]分别提出了基于单支路硬件架构<sup>[79]</sup>以及 欠采样条件下<sup>[80]</sup>的DPD补偿电路模型,大大简化 了电路设计的复杂度。同时,相控阵<sup>[81,82]</sup>以及多载 波应用场景(4G/5G)<sup>[64,83]</sup>条件下的DPD补偿技术也 逐渐成熟化。

## 3 频率综合器校准技术

在实际的工程实现中, VCO振荡频率的PVT 相关性会导致设计的振荡频率偏离10%~15%,因 此为了覆盖所需的频点,频率综合器的设计通常都 是具有一定输出频率范围的宽带电路,对于软件定 义无线电等宽带应用场景更是如此。这就要求频率 综合器在设计过程中需要在两个方面特别注意[4]: 一是必须增加必要的自动频率校准(Automatic Frequency Calibration, AFC)功能, 射频收发机中 的VCO一般采用LC负阻结构,金属-绝缘体-金属 (Metal-Insulator-Metal, MIM)电容网络实现输出 频率的粗扫描,可变电容提供输出频率的精确锁 定,粗扫描过程是由AFC模块来完成的,精确锁定 通过锁相环来实现;二是必须提供稳定性校准功 能,宽带频率综合器中的分频器通常会设计为小数 分频结构,为了抑制SD调制器引入的高频噪声, 锁相环通常采用4阶II型结构,当确定了锁相环的 环路带宽后,无源滤波器的参数值决定了环路的稳 定性,在宽带频率综合器中,输出频率以及输入参 考频率的改变会改变环路带宽的值,同时随着频率 的改变,VCO的电压-频率 $K_{VCO}$ 也会发生变化,对 环路带宽同样也会造成明显的影响,恶化环路的相 位裕量,甚至有可能出现自激的情况。

## 3.1 自动频率校准

AFC分为开环AFC和闭环AFC两种<sup>[92]</sup>,如 图9所示,开环AFC的锁定标记为VCO的控制电压 位于两个参考电压Vrb和Vrl之间,其锁定速度较 快,无须搜索完电容阵列的所有编码,仅以电压范 围作为判决标准,但是开环结构容易受工艺及温度 偏差的影响,不易锁定最优频率调谐线。闭环结构 中,VCO的时钟频率对分频后的参考时钟高电平 周期进行计数,随着MIM电容网络控制字的变 化,VCO的输出振荡频率也变化,根据计数值与 预设分频比的对比结果调整二进制搜索算法的搜 索方向,并最终确定MIM电容网络的控制字。闭 环结构中的计数器类型有单相(计数误差为1)<sup>[93]</sup>、 双相(计数误差为1/2)<sup>[94]</sup>以及四相(计数误差为 1/4)<sup>[92,95]</sup>等,其校准精度依次提升,但是所需要的 计数器也会逐渐增多,电路设计复杂度及功耗相应 增加。在上述基础上, 文献[92,94,95]通过引入最小 误差寄存比较模块使AFC的最终校准结果始终落在 最优点所在的调谐曲线上,进一步加快了锁相环的 锁定速度,同时增加了对PVT变化的鲁棒性。

为了在减少计数器的情况下进一步提升AFC的 锁定精度,文献[21]提出了一种仅需1个计数器的带 有小数误差补偿逻辑的八相计数器,在减小电路设 计复杂度的情况下将计数误差减小至1/8。为了进 一步提高计数精度,在同样只需要1个计数器的情 况下,文献[96]提出了一种基于TDC结构的小数误 差补偿逻辑,可以将计数误差减小至任意范围之 内,但是精度越高,TDC中所需的反相器和触发 器也会越多,需要折中考虑。为了加快AFC的锁定 速度,文献[97]提出了一种首先预存各频率调谐曲 线对应的分频比的快速锁定方案,大大加快了 AFC的锁定速度,但是此方法要求输入的参考频率 是固定的,不适用于软件定义无线电场景。上述校 准方法的校准时序均受控于输入参考频率,文献[98] 提出了一种校准时序受控于VCO输出频率的校准 方法,并采用计数误差自适应的方式尽可能在 VCO高频情况下完成AFC过程,在没有增加复杂 度的情况下大大减小了锁定时间。

对于包含多个VCO的频率综合器而言<sup>[94]</sup>,在 进行AFC锁定之前,首先需要确定选择哪一个合适 的VCO,VCO的选择依赖频率综合器输出频率的 大小。

## 3.2 稳定性校准

频率综合器环路稳定性的维持需要在完成稳定 性预设计后保证环路带宽的恒定性,以4阶II型频 率综合器为例,如图10所示,其环路带宽的表达式 为<sup>[4]</sup>

$$\omega_{\rm c}^2 = \frac{I_{\rm CP} K_{\rm VCO} \sqrt{10}}{2\pi N C_1} = \frac{I_{\rm CP} K_{\rm VCO} f_{\rm ref} \sqrt{10}}{2\pi f_{\rm VCO} C_1} \qquad (1)$$

其中, *I*<sub>CP</sub>为电荷泵的充放电电流, *N*为频率综合器的分频比, *C*<sub>1</sub>为环路滤波器的第1级电容值。因

此如何维持上述参数之间的平衡性是稳定性校准需 要解决的问题。

由于*K*<sub>VCO</sub>与输出频率的3次方成正比<sup>[4]</sup>,为了 避免*K*<sub>VCO</sub>的较大波动对环路稳定性造成影响,首 先需要将*K*<sub>VCO</sub>恒定化,典型的做法有可变电容串 联补偿方法<sup>[90]</sup>、分段补偿法<sup>[100]</sup>、温度计编码补偿 法<sup>[101]</sup>等。完成*K*<sub>VCO</sub>的补偿后,通过电荷泵充放电 电流*I*<sub>CP</sub>的可配置化(AFC控制)补偿分频比*N*的变 化从而保证环路的稳定性<sup>[101]</sup>。在软件定义无线电 应用场景中,需要兼容宽范围的输入参考频率,在 输出频率保持不变的情况下,输入参考频率的变化 会导致分频比*N*的变化,通常的做法是首先在最大 输入参考频率的情况下按照上述步骤对环路进行补 偿,然后在此基础上,通过将环路滤波器中的各无 源器件参数值等比例可配置化来补偿输入参考频率





图 10 频率综合器稳定型校准示意图

程可概括为: (1)K<sub>VCO</sub>恒定化; (2)可配置*I*<sub>CP</sub>补偿 分频比*N*的变化; (3)通过可配置化输入参考频率分 频器和环路滤波器补偿输入参考频率的变化。

上述校准过程可以支持非常宽的输出频率范围 及输入参考频率范围,但是电路复杂性较高,根据 式(1)右边等式可知,环路带宽的恒定性仅与输出 频率的平方成正比,因此仅通过可配置化*I*<sub>CP</sub>对输 出频率的变化进行补偿也可以维持环路的稳定性<sup>[102]</sup>。 但是此方法也面临一个严重的问题:当输入频率范 围较宽时,低频段的*K*<sub>VCO</sub>值会被压缩得非常小, 对工艺及温度变化的鲁棒性变差,极易导致失锁问 题。为了解决此问题,通常的做法是通过等比例改 变VCO中的电感值集成多个VCO,保证*K*<sub>VCO</sub>变化 处于可接受的范围内<sup>[94]</sup>。

# 4 射频集成电路多片同步校准技术

5G时代,相控阵、MIMO技术得到了大规模 应用,致使多通道射频收发集成电路逐渐出现,最 典型的为ADI公司的2×2多通道RFIC—AD9361/ AD9371/AD9375系列芯片以及4×4多通道RFIC— AD9026芯片。上述应用场景除了多通道需求外, 还要求多通道射频收发具备射频同步性、基带同步 性以及多通道的幅相匹配性。

多通道射频同步性主要依靠收发通道本振信号的相位同步性来保证,对于整数型频率综合器,只 要能够保证输入参考频率的一致性,多个频率综合 器在锁定后会自动保持一致。但是对于小数型频率 合成器,即使处于锁定状态,由于ΣΔ调制器的存 在,无法保证可编程分频器的分频值顺序是完全相 同的,因此多个小数分频器之间的相位是随机的, 需要在锁定后重新复位ΣΔ调制器,使可编程分频 器的分频值顺序趋于一致,完成射频同步<sup>[103]</sup>。基 带同步性主要是为了保证ADC和DAC的采样时钟 是同步的,除了保证用于提供采样时钟的基带频 率综合器的输出频率同步性以外(与射频同步相 同),还必须在基带频率综合器完成同步后复位后 续的外部分频器以保证采样频率的同步性,完成基 带同步<sup>[49]</sup>。

对于射频通道的幅相匹配性,校准过程如下: 首先在外部放置一个单音发射源,同时闭合开关 S<sub>1</sub>和S<sub>2</sub>,选取任意接收通道为参考通道,剩余接收 通道的输出依次(或者同时)与该参考通道的输出进 行比较(相除),并将比较结果依次作为各对应接收 通道的幅相补偿值<sup>[104,105]</sup>,具体工作原理如图11所 示。完成接收通道的校准后,可以将对应的系数写 入(上电置位)数字基带处理模块中,避免每次上电 后均需要校准。发射通道的校准是在接收通道校准 完成的基础上通过回环的方式完成的(闭合S<sub>2</sub>和 S<sub>3</sub>,断开S<sub>1</sub>和S<sub>4</sub>),校准方式与接收通道类似,只 是信号需要通过发射链路从基带输入<sup>[106]</sup>。为了避 免温度变化对幅相失配的影响,通常还需要在不同 的温度值下进行幅相失配校准并存储校准系数,然 后根据温度传感器选择需要切换的补偿系数。

采用校准系数存储的方案对各通道由于老化导 致的失配较敏感,为了保证校准精度的实时性,接 收通道幅相失配校准的信号源可以通过芯片内部的 频率综合器提供,即接收通道校准时的输入信号源 可以由发射通道的射频频率综合器提供(射频同步 完成后),这样可以保证芯片在每次上电时都可以 进行一次校准,保证校准的实时性。

## 5 结束语

射频集成电路中的校准技术是高性能射频集成 电路设计必须要克服的关键技术,这些校准技术种 类繁多,实现复杂,且需要通过严格的状态控制逐 一完成,是一项高难度的系统性工程。文中所述的 校准技术是目前应用最广泛、效果最明显的10个核 心校准技术,涉及射频收发链路、频率综合器、多 片同步等3大方向,并且较全地给出了目前各类典 型的校准算法,为高性能射频集成电路的设计打下 了良好的基础。

前述的综述部分主要针对模拟域的收发架构进 行了校准技术的归纳,由于工艺移植的便捷性、较 强的抗干扰性以及对工艺温度偏差的极高鲁棒性, 数字化技术逐渐成为射频集成电路设计中的一个重 要发展趋势,下面简要从数字化的角度进行相关校 准技术的综述。

(1)射频收发链路:射频收发链路的数字化可 以很大程度上避免多数校准技术的使用,例如 DCOC、偶次非线性失真、I/Q失配校准、谐波抑 制技术、滤波器带宽校准以及本振泄露校准等,但 是对于接收链路而言,目前数字化技术的主要矛盾 还是集中在高精度高采样速率ADC的研究上,针 对某些专用应用场景,射频接收链路的数字化具备 较大的实现可能性,但是在大多数应用场景中,尤 其是软件定义无线电应用场景,短期内并不能取得 较明显的突破,可以肯定的是,零中频架构和低中 频架构仍会在射频接收链路的设计实现中占据可观 的时间长度,上述校准技术仍是高性能接收电路设 计所必需的。发射链路的数字化目前已经取得了非 常明显的进步,典型的数字化发射架构包括数字极 化发射机<sup>[107-109]</sup>、数字正交发射机以及数字LINC发 射机<sup>[108]</sup>,内置的数字化PA包括数字Doherty PA<sup>[62]</sup>、 数字化Class-D PA<sup>[107]</sup>、数字化Class-G PA<sup>[59,60]</sup>、



图 11 多通道幅相校准图

LINC class-E PA<sup>[110]</sup>等。但是数字化发射机内部的 工作时钟通常处于过采样状态,对于高码速率通信 系统而言消耗的功耗较高。如果采用极化发射架 构,还需内置数字相位插值器<sup>[111]</sup>,该插值器的固 有延迟对工艺/温度变化同样敏感,极易恶化PA的 频谱性能。另外,极化/LINC架构中内置的Cordic 算法本身固有的非线性会进一步拓展幅度支路和相 位支路的带宽,对芯片内部的工作时钟要求更高。 同时,正交架构和LINC架构还需额外增加一个数 字PA来实现相应的电路功能<sup>[108]</sup>,在发射功率较大 时,功耗会明显上升。

但是,无论是采用模拟架构还是数字架构,对 于发射链路而言,PA的DPD补偿在调制信号的峰 均比较高的情况下仍是确保高性能发射的必需手段。

(2)频率综合器:全数字频率综合器(All Digital Frequency Synthesizer, ADFS)最早是2003年由 TI公司的Staszewski等人<sup>[112]</sup>提出并设计实现的,采 用计数器和TDC结构替换模拟域的PFD+CP结构,数字滤波器替换环路滤波器等实现频率综合器的数字化,根据计数器位置的不同,可分为锁相或

者锁频型数字频率综合器。数字频率综合器中不存 在模拟域中PFD+CP和环路滤波器引入的相位噪 声,但是各模块却增加了量化噪声,并且异步时钟(LO 时钟和输入参考时钟)的同步操作还会引入不可避 免的亚稳态现象。其校准仍分为AFC和稳定性校准 两部分<sup>[113]</sup>,AFC部分的校准相较于模拟域电路而 言,更加复杂,为了避免VCO中电容阵列过大,AFC 过程共包括3部分:粗精度AFC、中等精度AFC以 及高精度AFC,通过对滤波后的数字相位误差进行 判决实现三者之间的串行切换。ADFS同样也存在 稳定性的问题,但是ADFS中不存在电荷泵、分频 器等模拟模块,因此稳定性仅受数控振荡器(Digital Controlled Oscillator, DCO)增益*K*<sub>DCO</sub>的影 响,DFS的稳定性校准通常是通过对DCO模块进 行增益归一化实现的<sup>[113]</sup>。

(3)多片同步校准:由于ADFS是通过TDC产 生相位/频率误差的小数部分,因此不存在ΣΔ调制 器产生的随机分频现象,锁定后ADFS即实现输出 频率的相位同步,同时发射链路的数字化也无需进 行多通道发射链路的幅相失配校准。

## 参考文献

- HUANG Minyu, CHI Taiyun, LI Sensen, et al. A 24.5-43.5-GHz ultra-compact CMOS receiver front end with calibration-free instantaneous full-band image rejection for multiband 5G massive MIMO[J]. *IEEE* Journal of Solid-State Circuits, 2020, 55(5): 1177-1186. doi: 10.1109/JSSC.2019.2959495.
- [2] 贾海昆,池保勇. 硅基毫米波雷达芯片研究现状与发展[J]. 电子与信息学报, 2020, 42(1): 173–190. doi: 10.11999/JEIT 190666.

JIA Haikun and CHI Baoyong. The status and trends of silicon-based millimeter-wave radar SoCs[J]. *Journal of Electronics & Information Technology*, 2020, 42(1): 173–190. doi: 10.11999/JEIT190666.

- [3] KUMAR T B, MA Kaixue, and YEO K S. A 4 GHz 60 dB variable gain amplifier with tunable DC offset cancellation in 65 nm CMOS[J]. *IEEE Microwave and Wireless Components Letters*, 2015, 25(1): 37–39. doi: 10.1109/ LMWC.2014.2361676.
- [4] 李松亭. CMOS射频接收集成电路关键技术研究与设计实现
  [D]. [博士论文], 国防科学技术大学, 2015.
  LI Songting. Research of key techniques and implementation on CMOS rf receiving integrated circuits[D]. [Ph. D. dissertation], National University of Defense Technology, 2015.
- SHIH H Y, KUO C N, CHEN W H, et al. A 250 MHz 14 dB-NF 73 dB-Gain 82 dB-DR analog baseband chain with digital-assisted DC-offset calibration for ultra-wideband[J]. *IEEE Journal of Solid-State Circuits*, 2010, 45(2): 338–350. doi: 10.1109/JSSC.2009.2036320.
- [6] LI Songting, LI Jiancheng, GU Xiaochen, et al. A continuously and widely tunable 5 dB-NF 89.5 dB-Gain 85.5 dB-DR CMOS TV receiver with digitally-assisted calibration for multi-standard DBS applications[J]. IEEE Journal of Solid-State Circuits, 2013, 48(11): 2762–2774. doi: 10.1109/JSSC.2013.2281691.
- [7] JIN Jing, LIU Xiaoming, YAN Taotao, et al. Fully configurable capacitor-less oversampling DC offset cancellation for direct conversion receivers[J]. IEEE Transactions on Circuits and Systems II:Express Briefs, 2019, 66(10): 1683–1687. doi: 10.1109/TCSII.2019.2921895.
- [8] RETZ G, SHANAN H, MULVANEY K, et al. A highly integrated low-power 2.4GHz transceiver using a directconversion diversity receiver in 0.18 μm CMOS for IEEE802.15. 4 WPAN[C]. IEEE International Solid-State Circuits Conference-Digest of Technical Papers, San Francisco, USA, 2009: 414–415.
- [9] BRANDOLINI M, ROSSI P, SANZOGNI D, et al. A +78

dBm IIP2 CMOS direct downconversion mixer for fully integrated UMTS receivers[J]. *IEEE Journal of Solid-State Circuits*, 2006, 41(3): 552–559. doi: 10.1109/JSSC. 2005.864123.

- [10] DUFRENE K, BOOS Z, and WEIGEL R. Digital adaptive IIP2 calibration scheme for CMOS downconversion mixers[J]. *IEEE Journal of Solid-State Circuits*, 2008, 43(11): 2434–2445. doi: 10.1109/JSSC.2008.2005453.
- [11] JIANG Peichen, LU Zhijian, GUAN Rui, et al. All-digital adaptive module for automatic background IIP2 calibration in CMOS downconverters with fast convergence[J]. IEEE Transactions on Circuits and Systems II:Express Briefs, 2013, 60(7): 427-431. doi: 10. 1109/TCSII.2013.2261171.
- [12] DANILOVIC D, MILOVANOVIC V, CATHELIN A, et al. Low-power inductorless RF receiver front-end with IIP2 calibration through body bias control in 28nm UTBB FDSOI[C]. IEEE Radio Frequency Integrated Circuits Symposium, San Francisco, USA, 2016: 87–90.
- [13] XIA Bing, QI Nan, FU Jian, et al. A blocker-tolerant ZigBee transceiver with on-chip balun and CR/IQ/IIP2 self-calibrations for home automation[J]. Analog Integrated Circuits and Signal Processing, 2016, 86(1): 11–23. doi: 10. 1007/s10470-015-0636-6.
- KACZMAN D, SHAH M, ALAM M, et al. A single-chip 10-band WCDMA/HSDPA 4-band GSM/EDGE SAW-less CMOS receiver with DigRF 3G interface and +90 dBm IIP2[J]. *IEEE Journal of Solid-State Circuits*, 2009, 44(3): 718–739. doi: 10.1109/JSSC.2009.2013762.
- [15] ELAHI I and MUHAMMAD K. IIP2 calibration by injecting DC offset at the mixer in a wireless receiver[J]. *IEEE Transactions on Circuits and Systems II:Express Briefs*, 2007, 54(12): 1135–1139. doi: 10.1109/TCSII.2007. 905376.
- [16] VAHIDFAR M B and SHOAEI O. A high IIP2 mixer enhanced by a new calibration technique for zero-IF receivers[J]. *IEEE Transactions on Circuits and Systems II:Express Briefs*, 2008, 55(3): 219–223. doi: 10.1109/TCSII. 2008.918998.
- [17] ZHANG Weifeng, HE Hongyin, and WANG Riyan. A 2.0 GHz IQ imbalance compensator with programmable switch biases in a passive mixer[J]. *IEEE Transactions on Circuits and Systems II:Express Briefs*, 2018, 65(8): 989–993. doi: 10.1109/TCSII.2018.2799571.
- [18] KO J, KIM J, CHO S, et al. A 19-mW 2.6-mm<sup>2</sup> L1/L2 dual-band CMOS GPS receiver[J]. *IEEE Journal of Solid-State Circuits*, 2005, 40(7): 1414–1425. doi: 10.1109/JSSC.2005. 847326.
- [19] CHOO H, SESTOK C, ZHANG Xiaoxi, et al. Joint TX

and feedback RX IQ mismatch compensation for integrated direct conversion transmitters[C]. IEEE Radio Frequency Integrated Circuits Symposium, Honolulu, USA, 2017: 53–56.

- [20] QI Nan, XU Yang, CHI Baoyong, et al. A dual-channel Compass/GPS/GLONASS/Galileo reconfigurable GNSS receiver in 65 nm CMOS with on-chip I/Q calibration[J]. IEEE Transactions on Circuits and Systems I:Regular Papers, 2012, 59(8): 1720–1732. doi: 10.1109/TCSI. 2012.2206502.
- [21] LI Songting, LI Jiancheng, GU Xiaochen, et al. Reconfigurable all-band RF CMOS transceiver for GPS/GLONASS/Galileo/Beidou with digitally assisted calibration[J]. IEEE Transactions on Very Large Scale Integration (VLSI) Systems, 2015, 23(9): 1814–1827. doi: 10.1109/TVLSI.2014.2348593.
- [22] ZHANG Cheng, WANG Lifang, TAN Xi, et al. Adaptive IF selection and IQ mismatch compensation in a low-IF GSM receiver[J]. Journal of Semiconductors, 2012, 33(6): 065005. doi: 10.1088/1674-4926/33/6/065005.
- [23] YE Hui, LI Bin, HUANG Mo, et al. A digital IQ imbalance self-calibration in FDD transceiver[C]. International Symposium on VLSI Design, Automation and Test, Hsinchu, China, 2017: 1–4.
- [24] KHANDELWAL A and VERMA A. A Novel gain, phase and offset calibration scheme for wideband directconversion transmitters[C]. IEEE 81st Vehicular Technology Conference, Glasgow, UK, 2015: 1–5.
- [25] LI Chunshu, LI Min, POLLIN S, et al. Reduced complexity on-chip IQ-imbalance self-calibration[C]. IEEE Workshop on Signal Processing Systems, Quebec City, Canada, 2012: 31–36.
- [26] KAWAI S, YAMAGISHI T, HAGIWARA Y, et al. A 1024-QAM capable WLAN receiver with -56.3 dB image rejection ratio using self-calibration technique[C]. IEEE International Symposium on Circuits and Systems, Baltimore, USA, 2017: 1–4.
- [27] PANG Jian, MAKI S, KAWAI S, et al. A 50.1-Gb/s 60-GHz CMOS transceiver for IEEE 802.11ay with calibration of LO feedthrough and I/Q imbalance[J]. *IEEE Journal of Solid-State Circuits*, 2019, 54(5): 1375–1390. doi: 10.1109/ JSSC.2018.2886338.
- [28] 陈雷,岳光荣,唐俊林,等.基于数字预失真的发射机I/Q不平 衡矫正[J].电子与信息学报,2017,39(4):847-853.doi:10.
   11999/JEIT160581.

CHEN Lei, YUE Guangrong, TANG Junlin, et al. Calibration of transmitter I/Q imbalance based on digital Pre-distortion[J]. Journal of Electronics & Information Technology, 2017, 39(4): 847–853. doi: 10.11999/JEIT 160581.

- [29] KAWAI S, ITO R, NAKATA K, et al. An 802.11ax 4×4 high-efficiency WLAN AP transceiver SoC supporting 1024-QAM with frequency-dependent IQ calibration and integrated interference analyzer[J]. *IEEE Journal of Solid-State Circuits*, 2018, 53(12): 3688–3699. doi: 10.1109/ JSSC.2018.2877168.
- [30] BAZRAFSHAN A, TAHERZADEH-SANI M, and NABKI F. A 0.8-4 GHz software-defined radio receiver with improved harmonic rejection through non-overlapped clocking[J]. *IEEE Transactions on Circuits and Systems I:Regular Papers*, 2018, 65(10): 3186–3195. doi: 10.1109/ TCSI.2018.2815720.
- [31] WU Liang, NG A W L, ZHENG Shiyuan, et al. A 0.9-5.8 GHz software-defined receiver RF front-end with transformer-based current-gain boosting and harmonic rejection calibration[J]. *IEEE Transactions on Very Large Scale Integration (VLSI) Systems*, 2017, 25(8): 2371–2382. doi: 10.1109/TVLSI.2017.2695719.
- [32] CHA H K, KWON K, CHOI J, et al. A CMOS wideband RF front-end with mismatch calibrated harmonic rejection mixer for terrestrial digital TV tuner applications[J]. IEEE Transactions on Microwave Theory and Techniques, 2010, 58(8): 2143–2151. doi: 10.1109/TMTT.2010.2053072.
- [33] DE BOER P T, ALINK M S O, and KLUMPERINK E A M. Simplified harmonic rejection mixer analysis and design based on a filtered periodic impulse model[J]. *IEEE Transactions on Circuits and Systems II:Express Briefs*, 2021, 68(7): 2292–2296. doi: 10.1109/TCSII.2021.3051769.
- [34] SHEHATA M A, ROY V, BRESLIN J, et al. A 32-42-GHz RTWO-based frequency quadrupler achieving >37 dBc harmonic rejection in 22-nm FD-SOI[J]. IEEE Solid-State Circuits Letters, 2021, 4: 72–75. doi: 10.1109/LSSC.2021. 3055628.
- [35] EL-AASSAR O, KIBAROGLU K, and REBEIZ G M. A 16 path all-passive harmonic rejection mixer with wattlevel in-band IIP3 in 45-nm CMOS SOI[J]. *IEEE Microwave and Wireless Components Letters*, 2020, 30(8): 790-793. doi: 10.1109/LMWC.2020.3004546.
- [36] GEBHARD A, SADJINA S, TERTINEK S, et al. A harmonic rejection strategy for 25% duty-cycle IQ-mixers using digital-to-time converters[J]. IEEE Transactions on Circuits and Systems II:Express Briefs, 2020, 67(7): 1229–1233. doi: 10.1109/TCSII.2019.2937654.
- [37] KANG H, HO W G, SINGH V K, et al. A wideband receiver employing PWM-based harmonic rejection downconversion[J]. *IEEE Journal of Solid-State Circuits*, 2018, 53(5): 1398–1410. doi: 10.1109/JSSC.2017.2784764.
- [38] HAQ F U, ENGLUND M, ANTONOV Y, et al. A blocker-

tolerant two-stage harmonic-rejection RF front-end[C]. IEEE Radio Frequency Integrated Circuits Symposium, Boston, USA, 2019: 203–206.

- [39] FORBES T, HO W G, and GHARPURE R. Design and analysis of harmonic rejection mixers with programmable LO frequency[J]. *IEEE Journal of Solid-State Circuits*, 2013, 48(10): 2363–2374. doi: 10.1109/JSSC.2013.2275652.
- [40] WU Hao, MURPHY D, and DARABI H. A harmonicselective multi-band wireless receiver with digital harmonic rejection calibration[J]. *IEEE Journal of Solid-State Circuits*, 2019, 54(3): 796–807. doi: 10.1109/JSSC.2018. 2885546.
- [41] KIM S, JEONG M, KIM Y, et al. A complex band-pass filter for low-IF conversion DAB/T-DMB tuner with I/Q mismatch calibration[C]. IEEE Asian Solid-State Circuits Conference, Fukuoka, Japan, 2008: 473–476.
- [42] LE VU H, LUU H T T, TRAN L D, et al. Implementation of CMOS tunable on-chip Gm-C IF filter in RF front-end IC for SDR transceiver[C]. 7th International Conference on Integrated Circuit, Design, and Verification, Hanoi, Vietnam, 2017: 46–51.
- [43] HUANG Mo, CHEN Dihu, GUO Jianping, et al. A CMOS delta-sigma PLL transmitter with efficient modulation bandwidth calibration[J]. IEEE Transactions on Circuits and Systems I:Regular Papers, 2015, 62(7): 1716–1725. doi: 10.1109/TCSI.2015.2441965.
- [44] LIANG Zhen, LI Bin, HUANG Mo, et al. A four-band TD-LTE transmitter with wide dynamic range and LPF bandwidth calibration[C]. International Symposium on VLSI Design, Automation and Test, Hsinchu, China, 2017: 1–4.
- [45] CHEN Fangxiong, LIN Min, CHEN Bei, et al. Design of an active-RC low-pass filter with accurate tuning architecture[J]. Journal of Semiconductors, 2008, 29(11): 2238-2244.
- [46] LI Songting, CHEN Lihu, and ZHAO Yong. Reconfigurable active-RC LPF with self-adaptive bandwidth calibration for software-defined radio in 130 nm CMOS[C]. 14th IEEE International Conference on Solid-State and Integrated Circuit Technology, Qingdao, China, 2018: 1–3.
- [47] 吴建辉,周明杰,陈超,等. 一种用于Gm-C滤波器的主从结构 频率校准电路[P]. 中国专利, 103905037A, 2014.
  WU Jianhui, ZHOU Mingjie, CHEN Chao, *et al.* Principal and subordinate structure frequency calibration circuit used for Gm-C filter[P]. China Patent. 103905037A, 2014.
- [48] 李巍,高亭,陈云峰,等. 一种用于Gm-C滤波器的频率自调谐
   电路[P]. 中国专利, 101867354B, 2014.
   LI Wei, GAO Ting, CHEN Yunfeng, *et al.* Frequency self-

tuning circuit used for Gm-C filter[P]. China Patent. 101867354B, 2014.

- [49] ADI. AD9361 user guide[EB/OL]. https://www.analog. com/cn/products/ad9361.html, 2021.
- [50] WU C, WANG Yanjie, NIKOLI B, et al. An interferenceresilient wideband mixer-first receiver with LO leakage suppression and I/Q correlated orthogonal calibration[J]. *IEEE Transactions on Microwave Theory and Techniques*, 2016, 64(4): 1088–1101. doi: 10.1109/TMTT.2016.2532867.
- [51] SHIH H Y and WANG C W. A highly-integrated 3-8 GHz Ultra-wideband RF transmitter with digital-assisted carrier leakage calibration and automatic transmit power control[J]. *IEEE Transactions on Very Large Scale Integration (VLSI) Systems*, 2012, 20(8): 1357–1367. doi: 10.1109/TVLSI.2011.2157842.
- [52] PANG Jian, MAKI S, KAWAI S, et al. 24.9 A 128-QAM 60GHz CMOS transceiver for IEEE802.11ay with calibration of LO feedthrough and I/Q imbalance[C]. IEEE International Solid-State Circuits Conference, San Francisco, USA, 2017: 424–425.
- [53] 张飞飞,彭程,荣兴帅,等.基于射频收发芯片的发射本振泄 露数字校准系统及方法[P].中国专利,111181594A,2020. ZAHNG Feifei, PENG Cheng, RONG Xingshuai, et al. Transmitting local oscillator leakage digital calibration system and method based on radio frequency transceiver chip[P]. China Patent. 111181594A, 2020.
- [54] 蓝翱华,周瑞兴. 一种进行IQ信号实时校准的方法和装置[P]. 中国专利, 102223330A, 2011.
  LAN Aohua and ZHOU Ruixing. Method and device for IQ (intelligence quotient) signal real-time calibration[P]. China Patent. 102223330A, 2011.
- [55] SETH S, KWON D H, VENUGOPALAN S, et al. A dynamically biased multiband 2G/3G/4G cellular transmitter in 28 nm CMOS[J]. IEEE Journal of Solid-State Circuits, 2016, 51(5): 1096-1108. doi: 10.1109/ JSSC.2015.2510023.
- [56] O'SULLIVAN C, NERAD J, BURYANEC J, et al. Carrier leak calibration scheme on a 0.18μm transmitter[C]. IET Irish Signals and Systems Conference, Cork, Ireland, 2010: 141–146.
- [57] PRAVEEN M V and KRISHNAPURA N. An automatic LO leakage calibration method for class-AB power mixer based RF transmitters[C]. IEEE Symposium on Circuits and Systems, Florence, Italy, 2018: 1–5.
- [58] 曹韬, 刘友江,杨春,等.高效宽带包络跟踪系统电路性能优 化及非线性行为校正[J].电子与信息学报,2020,42(3): 787-794. doi: 10.11999/JEIT190275.
  CAO Tao, LIU Youjiang, YANG Chun, *et al.* Circuits optimization and system linearization for high efficiency

and wideband envelope tracking architecture[J]. Journal of Electronics & Information Technology, 2020, 42(3): 787–794. doi: 10.11999/JEIT190275.

- [59] YOO S W, HUNG S C, and YOO S M. A Watt-level quadrature class-G switched-capacitor power amplifier with linearization techniques[J]. *IEEE Journal of Solid-State Circuits*, 2019, 54(5): 1274–1287. doi: 10.1109/ JSSC.2019.2904209.
- [60] CHO K and GHARPUREY R. An efficient class-G stage for switching RF power amplifier applications[J]. IEEE Transactions on Circuits and Systems II:Express Briefs, 2019, 66(4): 597–601. doi: 10.1109/TCSII.2018.2870277.
- [61] BANERJEE A, DING Lei, and HEZAR R. A high efficiency multi-mode outphasing RF power amplifier with 31.6 dBm peak output power in 45nm CMOS[J]. *IEEE Transactions on Circuits and Systems I:Regular Papers*, 2020, 67(3): 815–828. doi: 10.1109/TCSI.2019.2954068.
- [62] JUNG D, LI Sensen, PARK J S, et al. A CMOS 1.2-V hybrid current- and voltage-mode three-way digital Doherty PA with built-in phase nonlinearity compensation[J]. IEEE Journal of Solid-State Circuits, 2020, 55(3): 525-535. doi: 10.1109/JSSC.2019.2953832.
- [63] HUNG S C, YOO S W, and YOO S M. A quadrature class-G complex-domain Doherty digital power amplifier[J]. *IEEE Journal of Solid-State Circuits*, 2021, 56(7): 2029–2039. doi: 10.1109/JSSC.2020.3040973.
- [64] OTA T, KAWASAKI T, KIMURA S, et al. A novel multiband look-up table based digital predistorter with a single common feedback loop[C]. Proceedings of 2018 Asia-Pacific Microwave Conference, Kyoto, Japan, 2018: 551–553.
- [65] REN Jijun. Digital predistorter for short-wave power amplifier with improving index accuracy of lookup table based on FPGA[J]. *IEEE Access*, 2019, 7: 182881–182885. doi: 10.1109/ACCESS.2019.2960092.
- [66] WANG Siqi, ROGER M, SARRAZIN J, et al. An efficient method to study the tradeoff between power amplifier efficiency and digital predistortion complexity[J]. IEEE Microwave and Wireless Components Letters, 2019, 29(11): 741–744. doi: 10.1109/LMWC.2019.2939911.
- [67] CAMPO P P, LAMPU V, ANTTILA L, et al. Closed-loop sign algorithms for low-complexity digital predistortion: Methods and performance[J]. *IEEE Transactions on Microwave Theory and Techniques*, 2021, 69(1): 1048–1062. doi: 10.1109/TMTT.2020.3038316.
- [68] SALEH A A M. Frequency-independent and frequencydependent nonlinear models of TWT amplifiers[J]. *IEEE Transactions on Communications*, 1981, 29(11): 1715–1720. doi: 10.1109/TCOM.1981.1094911.
- [69] MANSELL A R and BATEMAN A. Adaptive

predistortion with reduced feedback complexity[J]. *Electronics Letters*, 1996, 32(13): 1153–1154. doi: 10.1049/el:19960785.

- [70] WHITE G P, BURR A G, and JAVORNIK T. Modelling of nonlinear distortion in broadband fixed wireless access systems[J]. *Electronics Letters*, 2003, 39(8): 686–687. doi: 10.1049/el:20030462.
- [71] CAVERS J K. The effect of quadrature modulator and demodulator errors on adaptive digital predistorters for amplifier linearization[J]. *IEEE Transactions on Vehicular Technology*, 1997, 46(2): 456–466. doi: 10.1109/25.580784.
- [72] EUN C and POWERS E J. A new Volterra predistorter based on the indirect learning architecture[J]. IEEE Transactions on Signal Processing, 1997, 45(1): 223–227. doi: 10.1109/78.552219.
- [73] ISAKSSON M, WISELL D, and RONNOW D. A comparative analysis of behavioral models for RF power amplifiers[J]. *IEEE Transactions on Microwave Theory* and Techniques, 2006, 54(1): 348–359. doi: 10.1109/ TMTT.2005.860500.
- [74] VUONG X T and GUIBORD A F. Modelling of nonlinear elements exhibiting frequency-dependent AM/AM and AM/PM transfer characteristics[J]. Canadian Electrical Engineering Journal, 1984, 9(3): 112–116. doi: 10.1109/ CEEJ.1984.6593795.
- [75] DING Lei, ZHOU G T, MORGAN D R, et al. A robust digital baseband predistorter constructed using memory polynomials[J]. *IEEE Transactions on Communications*, 2004, 52(1): 159–165. doi: 10.1109/TCOMM.2003.822188.
- [76] KU H, MCKINLEY M D, and KENNEY J S. Quantifying memory effects in RF power amplifier[J]. *IEEE Transactions on Microwave Theory and Techniques*, 2002, 50(12): 2843–2849. doi: 10.1109/TMTT.2002.805196.
- [77] ISAKSSON M, WISELL D, and RONNOW D. Wide-band dynamic modeling of power amplifiers using radial-basis function neural networks[J]. *IEEE Transactions on Microwave Theory and Techniques*, 2005, 53(11): 3422–3428. doi: 10.1109/TMTT.2005.855742.
- [78] DING Lei, MUJICA F, and YANG Zigang. Digital predistortion using direct learning with reduced bandwidth feedback[C]. IEEE MTT-S International Microwave Symposium Digest, Seattle, USA, 2013: 1–3.
- [79] ZHANG Qian, CHEN Wenhua, and FENG Zhenghe. Reduced cost digital predistortion only with in-phase feedback signal[J]. *IEEE Microwave and Wireless Components Letters*, 2018, 28(3): 257–259. doi: 10.1109/ LMWC.2018.2797541.
- [80] 兰榕, 胡欣, 邹峰, 等. 基于循环平稳特性的欠采样宽带数字 预失真研究[J]. 电子与信息学报, 2020, 42(5): 1274–1280.

4073

doi: 10.11999/JEIT190105.

LAN Rong, HU Xin, ZOU Feng, et al. Research of low sampling frequency broadband digital predistortion with cyclostationary characteristics[J]. Journal of Electronics & Information Technology, 2020, 42(5): 1274–1280. doi: 10. 11999/JEIT190105.

- [81] NG E, BELTAGY Y, SCARLATO G, et al. Digital predistortion of millimeter-wave RF beamforming arrays using low number of steering angle-dependent coefficient sets[J]. IEEE Transactions on Microwave Theory and Techniques, 2019, 67(11): 4479-4492. doi: 10.1109/ TMTT.2019.2924893.
- [82] TERVO N, KHAN B, KURSU O, et al. Digital predistortion of phased-array transmitter with shared feedback and far-field calibration[J]. IEEE Transactions on Microwave Theory and Techniques, 2021, 69(1): 1000-1015. doi: 10.1109/TMTT.2020.3038193.
- [83] PHAM Q A, LÓPEZ-BUENO D, WANG Teng, et al. Partial least squares identification of multi look-up table digital predistorters for concurrent dual-band envelope tracking power amplifiers[J]. *IEEE Transactions on Microwave Theory and Techniques*, 2018, 66(12): 5143-5150. doi: 10.1109/TMTT.2018.2857819.
- [84] HUANG Hai, XIA Jingjing, and BOUMAIZA S. Novel parallel-processing-based hardware implementation of baseband digital predistorters for linearizing wideband 5G transmitters[J]. *IEEE Transactions on Microwave Theory and Techniques*, 2020, 68(9): 4066–4076. doi: 10.1109/ TMTT.2020.2993236.
- [85] SURYASARMAN P, LIU Peng, and SPRINGER A. Optimizing the identification of digital predistorters for improved power amplifier linearization performance[J]. *IEEE Transactions on Circuits and Systems II:Express Briefs*, 2014, 61(9): 671–675. doi: 10.1109/TCSII.2014. 2331095.
- [86] HU Xin, LIU Ting, LIU Zhijun, et al. A novel single feedback architecture with time-interleaved sampling for multi-band DPD[J]. *IEEE Communications Letters*, 2019, 23(6): 1033–1036. doi: 10.1109/LCOMM.2019.2910812.
- [87] ZHOU Dayong and DEBRUNNER V. A novel adaptive nonlinear predistorter based on the direct learning algorithm[C]. IEEE International Conference on Communications, Paris, France, 2004: 2362-2366.
- [88] NAGATA Y. Linear amplification technique for digital mobile communications[C]. Vehicular Technology Conference, San Francisco, USA, 1989: 159–164.
- [89] 吴溪. 基于自主标准的UHF RFID读写器的设计与实现[D].
   [硕士论文],国防科学技术大学,2014.
   WU Xi. Design and realization of the UHF RFID reader

based on independent standard[D]. [Master dissertation], National University of Defense Technology, 2014.

- [90] CAVERS J K. Amplifier linearization using a digital predistorter with fast adaptation and low memory requirements[J]. *IEEE Transactions on Vehicular Technology*, 1990, 39(4): 374–382. doi: 10.1109/25.61359.
- [91] FAULKNER M and JOHANSSON M. Adaptive linearization using predistortion-experimental results[J]. *IEEE Transactions on Vehicular Technology*, 1994, 43(2): 323-332. doi: 10.1109/25.293651.
- [92] SHIN J and SHIN H. A fast and high-precision VCO frequency calibration technique for wideband ΔΣ fractional-N frequency synthesizers[J]. *IEEE Transactions* on Circuits and Systems I:Regular Papers, 2010, 57(7): 1573–1582. doi: 10.1109/TCSI.2009.2036057.
- [93] LEE D S, JANG J H, PARK H G, et al. A wide-lockingrange dual injection-locked frequency divider with an automatic frequency calibration loop in 65-nm CMOS[J]. *IEEE Transactions on Circuits and Systems II:Express Briefs*, 2015, 62(4): 327–331. doi: 10.1109/TCSII. 2014.2387591.
- [94] ZHOU Jin, LI Wei, HUANG Deping, et al. A 0.4-0.6-GHz frequency synthesizer using dual-mode VCO for softwaredefined radio[J]. *IEEE Transactions on Microwave Theory* and Techniques, 2013, 61(2): 848–859. doi: 10.1109/TMTT. 2012.2233493.
- [95] SHIN J and SHIN H. A 1.9-3.8 GHz ΔΣ fractional-N PLL frequency synthesizer with fast auto-calibration of loop bandwidth and VCO frequency[J]. *IEEE Journal of Solid-State Circuits*, 2012, 47(3): 665–675. doi: 10.1109/ JSSC.2011.2179733.
- [96] HU Ang, LIU Dongsheng, ZHANG Kefeng, et al. A 0.045to 2.5-GHz frequency synthesizer with TDC-based AFC and phase switching multi-modulus divider[J]. IEEE Transactions on Circuits and Systems I:Regular Papers, 2020, 67(12): 4470–4483. doi: 10.1109/TCSI.2020.2997598.
- [97] DING Xin, WU Jianhui, and CHEN Chao. An agile automatic frequency calibration technique for PLL[C]. IEEE International Conference on Integrated Circuits, Technologies and Applications, Beijing, China, 2018: 32-33.
- [98] RYU H, SUNG E T, PARK S, et al. Fast automatic frequency calibrator using an adaptive frequency search algorithm[J]. IEEE Transactions on Very Large Scale Integration (VLSI) Systems, 2017, 25(4): 1490–1496. doi: 10.1109/TVLSI.2016.2627578.
- [99] MOON Y J, ROH Y S, JEONG C Y, et al. A 4.39-5.26 GHz LC-tank CMOS voltage-controlled oscillator with small VCO-gain variation[J]. IEEE Microwave and

- [100] LIU Xiaolong, ZHANG Lei, ZHANG Li, et al. A 3.01-3.82 GHz CMOS LC voltage-controlled oscillator with 6.29% VCO-gain variation for WLAN applications[J]. Journal of Semiconductors, 2014, 35(7): 075002. doi: 10.1088/1674-4926/35/7/075002.
- [101] LU Lei, CHEN Jinghong, YUAN Lu, et al. An 18-mW 1.175-2-GHz frequency synthesizer with constant bandwidth for DVB-T tuners[J]. IEEE Transactions on Microwave Theory and Techniques, 2009, 57(4): 928-937. doi: 10.1109/TMTT.2009.2014449.
- [102] WU Ting, HANUMOLU P K, MAYARAM K, et al. Method for a constant loop bandwidth in LC-VCO PLL frequency synthesizers[J]. *IEEE Journal of Solid-State Circuits*, 2009, 44(2): 427–435. doi: 10.1109/JSSC.2008. 2010792.
- [103] 李国儒, 孙庭波. 针对射频收发芯片的同步系统及方法[P]. 中国专利, 111245472A, 2020.
  LI Guoru and SUN Tingbo. Radio frequency transceiver chip, and synchronization system and method for radio frequency transceiver chip[P]. China Patent. 111245472A, 2020.
- [104] YU Sunquan, CHEN Lihu, LI Songting, et al. Adaptive multi-beamforming for space-based ADS-B[J]. The Journal of Navigation, 2019, 72(2): 359–374. doi: 10.1017/S0373 463318000735.
- [105] YU Sunquan, CHEN Lihu, FAN Chengguang, et al. Integrated antenna and receiver system with selfcalibrating digital beamforming for space-based ADS-B[J]. Acta Astronautica, 2020, 170: 480–486. doi: 10.1016/ j.actaastro.2020.02.001.
- [106] WANG Yun, WU Rui, PANG Jian, et al. A 39-GHz 64element phased-array transceiver with built-in phase and amplitude calibrations for large-array 5G NR in 65-nm CMOS[J]. *IEEE Journal of Solid-State Circuits*, 2020, 55(5): 1249–1269. doi: 10.1109/JSSC.2020.2980509.

- [107] SONG Zheng, LIU Xiliang, ZHAO Xiaokun, et al. A low-power NB-IoT transceiver with digital-polar transmitter in 180-nm CMOS[J]. IEEE Transactions on Circuits and Systems I:Regular Papers, 2017, 64(9): 2569–2581. doi: 10. 1109/TCSI.2017.2707412.
- [108] 廖怀林. 硅基射频集成电路和系统[M]. 北京: 科学出版社, 2020: 167-173.
- [109] BEN-BASSAT A, GROSS S, LANE A, et al. A 10.5 fully integrated 27 dBm dual-band all-digital polar transmitter supporting 160 MHz for WiFi 6 applications[C]. IEEE International Solid-State Circuits Conference, San Francisco, USA, 2020: 180–182.
- [110] GHAHREMANI A, ANNEMA A J, and NAUTA B. A +20 dBm highly efficient linear outphasing class-E PA without AM/AM and AM/PM characterization requirements[J]. *IEEE Transactions on Circuits and Systems II:Express Briefs*, 2019, 66(7): 1149–1153. doi: 10. 1109/TCSII.2018.2877708.
- [111] 廖怀林,杨帆,王润华,等.一种高线性度的数控相位插值器[P].中国专利,106027037A,2016.
  LIAO Huailin, YANG Fan, WANG Runhua, et al. High-linearity digitally phase interpolator[P]. China Patent. 106027037A, 2016.
- [112] STASZEWSKI R B, LEIPOLD D, MUHAMMAD K, et al. Digitally controlled oscillator (DCO)-based architecture for RF frequency synthesis in a deep-submicrometer CMOS process[J]. IEEE Transactions on Circuits and Systems II:Analog and Digital Signal Processing, 2003, 50(11): 815–828. doi: 10.1109/TCSII.2003.819128.
- [113] 俞思辰.无线射频领域中宽带全数字频率综合器的研究与设 计[D].[博士论文],复旦大学,2014.
- 李松亭: 男,副研究员,研究方向为模拟、射频及混合信号集成电路设计.
- 颜 盾: 男,博士,研究方向为模拟、射频及混合信号集成电路设计.

责任编辑:余 蓉